提及74ls192,有许多人不了解,那么下面来看看小勇对74ls192的相关介绍。
74ls192
1、74LS192是属8421BCD码的十进制计数器,其功能真值表如表4所示。
2、其中MR是异步清零端,高电平有效。
3、PL(———)是并行置数端,低电平有效,且在MR=0有效。
4、CPU和CPu是两个时钟脉冲,当CPd=1,时钟脉冲由CPU端接入。
5、并且MR=0,PL(———)=1时,74LS192处于加法计数状态;当CPu脉冲从CPd端输入,且MR=0,PL(———)=1时,74LS192处于减法计数状态;CPd=CPu=1时,计数器处于保持状态。
6、TCu是进位端,TCd是借位端。
7、表474LS192功能真值表MRPL(———)CPuCPdP3P2P1P0Q3x+1Q2x+1Q1x+11×××××××00001×↑d3d2d1d0d3d2d101↑1××××加法计数011↑××××减法计数0111××××保持74192的工作原理是:当LD(———)=1,MR=0时,若时钟脉冲加到CPu端,且CPd=1则计数器在预置数的基础上完成加计数功能,当加计数到9时,TCu端发出进位下跳变脉冲;若时钟脉冲加到CPd端,且CPu=1,则计数器在预置数的基础上完成减计数功能,当减计数到0时,TCd端发出借位下跳变脉冲。
8、74LS192具有下述功能:①异步清零:MR=1,Q3Q2Q1Q0=0000②异步置数:MR=0,PL(———)=0,Q3Q2Q1Q0=P3P2P1P0③保持:MR=0,PL(———)=1,CPu=CPd=1,Q3Q2Q1Q0保持原态④加计数:MR=0,PL(———)=1,CPu=CP,CPd=1,Q3Q2Q1Q0按加法规律计数⑤减计数:MR=0,PL(———)=1,CPu=1,CPd=CP,Q3Q2Q1Q0按减法规律计数。
本文到此分享完毕,希望对大家有所帮助。